发现事件

通过在设计过程早期检测SI/PI问题,加快PCB签出

登记

报名参加本次活动

美国东部时间3月9日上午11点至下午12点

事件描述

牛郎星网络广播-由信号完整性期刊主办

标题:通过在设计过程早期检测SI/PI问题,加快PCB签出

日期:2022年3月9日

时间:太平洋时间上午8点/东部时间上午11点

提出的:Sandeep Roy,技术专家-电子系统设计,和Marek Jableka,高级技术专家-电子系统设计,牵牛星

由:“牵牛星”

文摘:
随着对更高速度和更高密度pcb的不断推动,设计师必须提高他们对整个电路板信号和功率流的理解,以告知他们开发路由,放置和层堆叠策略的核心职责。

虽然您的组织可能有专门的SI/PI团队来验证信号完整性和电源完整性,但SI/PI专家使用mV、Ω和安培的语言进行讨论,而设计工程师则使用密耳、长度和间距进行思考。这就产生了通信问题和流程效率低下。如果ECAD工程师能够自己识别和解决基本问题,那么可以避免许多迭代。

了解Altair PollEx如何导入任何本地ECAD格式,并为设计人员提供易于使用的SI/PI筛选工具,减少设计循环,增加协作,提高电路板质量。

主持人Bios:
Sandeep罗伊
他是牵牛星公司电子系统设计的技术专家。他主要专注于提供信号和电源完整性仿真的培训和支持,以及使用Altair PollEx进行PCB验证和DFX。在加入Altair之前,他在FTD Automation (Cadence在印度的渠道合作伙伴)工作了4年,担任应用工程师,为Cadence的PCB设计和仿真软件解决方案提供培训和支持。Sandeep拥有印度班加罗尔Visvesvaraya Technological University的电子与通信工程学士学位。

Marek Jableka, MBA,电子学硕士,6σ黑带。他的专业知识是在汽车工业中获得和发展的电气仿真领域。目前在牵牛星公司担任电子系统设计高级技术专家。他专注于帮助客户使用Altair仿真工具对其产品进行虚拟验证。提供培训和支持以解决EMC,信号和电源完整性领域的问题,以及电子元件建模和PCB自动化验证。

在加入牵牛星之前,他在AGH科技大学ASIC设计领域工作了3年。未来9年,Delphi/Aptiv从EE仿真工程师,到仿真团队负责人和硬件工程运营经理,领导电气和机械仿真团队。获得MBA学位后,转到APTIV的PMO管理用户体验产品交付流程,并建立客户关系。

请注意:
通过注册本次网络研讨会,您的个人资料的详细信息可能会被Signal Integrity Journal™、主讲人和赞助商使用,通过电子邮件与您联系。

Baidu
map