劳尔Stavoli

Raul Stavoli是Carlisle Interconnect Technologies的信号完整性工程师,专门从事高频设计。他于2014年获得旧金山州立大学电气工程学士学位。毕业后,他在Molex, LLC的铜解决方案组担任信号完整性工程师。他设计了1Gb和10Gb以太网磁插座,pcb,磁性,为I/O和背板产品(40Gb/s)的设计进行了仿真,并开发了基于MATLAB的时间和频域分析软件。此外,他还协助NBase-T委员会开发了2.5Gb和5Gb以太网标准和产品。他目前作为卡莱尔SI团队的一员,致力于射频和高速数字连接器的设计。当他不在办公室的时候,他的个人兴趣是越野跑、踢足球、学习历史和物理。

文章

Figure13_article拇指

揭秘边缘发射连接器

一个特别具有挑战性的配置是边缘启动,其中连接器使用在PCB的边缘,并过渡到微带迹线。优化不佳的连接器占用会导致信号完整性性能下降,特别是在高数据速率时。本文通过展示电磁场在过渡区域的行为来确定问题的根本原因。在此基础上,提出了一种利用模拟和实测数据保证高速数据传输质量的设计方法。


阅读更多
Baidu
map