信号完整性日志
www.lambexpress.com/articles/523 - jitterlabs -发射-时钟作为pcie - 40 -合规项目- - - - - - - - - - -规范-与- 100测试覆盖率
JitterLabs_Article

JitterLabs推出PCIe®4.0 BASE规范时钟合规程序,测试覆盖率100%

2017年8月21日

JitterLabs是唯一独立的测试实验室,为PCIe v4中的所有时钟规格提供100%的测试覆盖率。所有必要的符合PCIe标准的负载板都已在内部开发,通过轻松连接到客户提供的产品评估板来方便测试。每个PCIe测试报告在一个进程、电压和温度下评估来自设备的100 MHz时钟输出。所有的合规结果,加上相关的数据和图表,总结在一个易于阅读的PDF合规声明。

早期的一个挑战是根据PCI-SIG®的要求,确定使用示波器测量极低水平抖动的最佳方法。通常示波器的抖动噪声底可以接近甚至超过精密振荡器的抖动噪声底。为了克服这一问题,JitterLabs开发了一种基于经验建模的新方法,以消除测试环境中的抖动。JitterLabs使用这种方法准确地提取设备的固有抖动,并提供98%的误差条来评估方法的置信度。新方法不需要额外的硬件,是扩频不可知的,满足所有PCI-SIG测试要求,并且是可扩展的。

JitterLabs首席执行官Gary Giust博士表示:“我们很高开云体育双赢彩票兴能够为PCIe社区提供市场上最全面、最准确的独立时钟兼容程序。”实现者可以向他们的供应商请求独立的测试报告,以验证合规性,促进互操作性,并减少现场故障的可能性。”

PCI-SIG不需要的其他测量(如相位噪声、电源诱导抖动、伪噪声等)也包括在每个PCIe测试报告中,以提供完整的分析。您可以使用JitterLabs应用程序访问、分析这些测量值和PDF合规性声明,并与其他企业在线共享。

欲了解更多信息,请联系Gary Giust博士或访问:https://www.jitterlabs.com/services/test-reports#pcie

Baidu
map