信号完整性期刊
www.lambexpress.com/articles/1343-executive-interview-todd-cutler-keysight
Sij高管访谈_

高管访谈:Todd Cutler, Keysight

2019年9月19日

最近,《信号完整性杂志》采访了是德科技副总裁兼设计与测试软件总经理Todd Cutler,讨论了产品开发、创新以及SI/PI设计的最新发展。

Todd因其在EDA方面的专业知识而闻名于业界,他是HP-EESOF集团的创始人之一。在他的职业生涯中,他曾在Hewlett Packard、Eagleware、Agilent和Keysight担任职务。他拥有佐治亚理工学院的电气工程学士学位和斯坦福大学的硕士学位。以下是我们谈话的摘要,按篇幅进行了编辑。

SIJ: SI/PI/EMC/EMI仿真面临的最大技术挑战是什么?

该行业面临着两大技术挑战:首先,每个SI工程师都需要在更短的时间内进行高精度电磁(EM)仿真,以模拟更多的PCB,从而在原型制作之前捕获更多的信号干扰。在复杂的电路板设计上实现如此高的性能需要创新的方法。仿真技术必须通过分割域和利用多种EM技术的优势在不牺牲精度的情况下扩展仿真,从而变得更加智能。对用户来说,这似乎是一种快速解决方案,但在幕后有很多新兴市场的“诀窍”。

第二个挑战是连接多个学科的工作流程。例如,实现EMI规格可能具有挑战性,特别是在汽车应用中。我们的经验表明,典型的电磁干扰问题往往源于糟糕的PI设计。为了准确地模拟发射,EMI工程师需要使用合适的波形来刺激模拟,但这些波形和相关模型需要来自PI设计师。它需要的不仅仅是优化单个工程师的工作;工作流必须将一个设计人员的结果与另一个设计人员的结果连接起来。

SIJ:您从客户那里听到的最常见的SI/PI相关问题是什么?

通常情况下,我们的客户都有一个希望我们支持的数字接口标准列表。这告诉我们,设计师只是没有时间成为所有界面的专家,并希望尽可能高效地工作。EDA工具通过标准特定的测试平台(如PCIe外接卡或MIPI C-PHY链路)提供的帮助越多,设计完成的速度就越快。

一个常见的PI问题是:如何在我的配电网络(PDN)上设计平坦的目标阻抗?为了回答这个问题,是德科技与Picotest的Steve Sandler等行业专家密切合作,提出了一种实用的方法,将稳压模块(VRM)的行为建模、基于测量的电容模型和PathWave ADS中的PIPro等EM模拟器结合起来,以提取PCB的寄生物。在顶级PI系统仿真中,PI设计人员可以轻松地分析瞬态效应,例如他们的PDN对从一种功率状态到另一种功率状态的阶跃变化的响应程度,以及实现所需的平坦阻抗。

SIJ:四年前,是德科技与佐治亚理工学院合作开设了亚特兰大软件开发中心。自成立以来,这个团队的使命是如何演变的?

设计中心的使命从成立之初就没有改变:创建一个现代的、网络优先的软件平台,以加速设计测试工作流程。我们为中心配备了优秀的计算机科学和电气工程人才。我们还与佐治亚理工学院密切合作,利用他们在高性能计算和人机交互方面的研究。

今年早些时候,是德科技委托Dimensional Research对300名设计和测试工程师及经理进行了调查,了解他们在将产品推向市场时面临的主要挑战。绝大多数人的反应是,现代设计中最大的挑战是将设计和测试结果相关联。超过48%的受访者花了三个多月的时间来完成这项任务。事实上,91%的人花了一个多月的时间。更深入的分析表明,大部分损失的时间是由于使用多种工具、多种设置和数据格式,需要数天甚至数周的时间来翻译和适应。这一挑战在高速设计领域最为严峻。

亚特兰大中心正在开发一个开放的、可扩展的、可预测的平台,以帮助客户连接工作流程并加速设计。它使用公共数据模型聚合来自多个设计和测试源的数据,以支持高性能关联和高级分析。它专为云设计,可从小型企业扩展到大型企业需求

SIJ:跟我们说说你们关于SI/PI问题模拟和测试的最新产品,它是如何产生的,有什么发展,需要克服哪些技术或市场挑战?

我们最近在PathWave ADS中发布了一个名为内存设计器的新功能,它解决了DDR内存日益增加的复杂性。简而言之,设计人员在设置电磁仿真时遇到了困难,有太多的s参数端口需要在原理图中手动连接,有太多的模型参数和拓扑变化,最后还有太多的性能指标需要测量。

Memory Designer的开发始于一个有意识的决定,从我们之前的DDR模拟技术中退后一步,并深入思考客户当前工作流程中的首要问题。是德科技构建了一个新的使用模型,在EM和原理图设置方面具有足够的智能和自动化,可以从设计人员的生活中尽可能多地减少繁琐的工作。如今,设计师可以在几分钟内设置一个复杂的设计,而以前需要几个小时和多个原理图。然而,现在设计已经为系统模拟做好了准备,下一个设计挑战就出现了:消失的边际。

SIJ:许多SI/PI设计师越来越关注内存设计;你是如何解决这个问题的?

在最高的数据速率下,留给PCB通道的余量非常小。随着LP/DDR5领域的迅速接近,预计眼孔足够小,dram将首次使用决策反馈均衡(DFE)。这是建模和仿真领域的一个重大突破。高管访谈托德·卡特勒

到目前为止,许多DDR设计人员都被绑定到瞬态SPICE模拟器中进行分析。随着均衡技术的引入,业界正在采用IBIS-AMI进行LP/DDR5的行为建模和创新的信道仿真技术。这些方法支持在更短的时间内模拟低ber的数据眼轮廓。向IBIS-AMI的发展并非一帆风顺,因为AMI最初是为不同的SerDes应用程序开发的。我们一直在与客户合作,以应对这种新的中断,并使IBIS-AMI适应单端信号和通道模拟,现在具有外部时钟信号。

SIJ:您能分享一下SI/PI相关产品的产品路线图吗?

如前所述,是德科技正在投资开发一个名为PathWave的平台,以统一设计测试工作流程。这是一项巨大的投资,将我们行业领先的仿真工具与我们的高性能测试解决方案连接起来。我们意识到客户的尖端技术需要广泛的工具,因此我们正在积极与第三方合作,包括我们的竞争对手,来创建这个工作流程。设计人员可以使用的一个示例是设计仪表板,它可以自动模拟、生成报告,并轻松地将模拟数据的测量值与物理测量数据进行比较。因此,通过更大程度的自动化和更深入地了解产品在开发中的准备情况,交付更有效的工作流程。

此外,我们正在投资研发,以推进我们在设计和测试方面的领先技术。在通道和电磁设计仿真中,随着我们不断向客户学习并优化我们的技术以满足他们不断变化的需求,我们对核心底层算法的研究从未停止。

在测试领域,我们致力于提供市场上性能最高的解决方案。UXR示波器就是一个很好的例子,它是业界第一个110GHz 4通道实时示波器,它提供了对最高速度信号的真正洞察,如256 QAM 1太比特通信通道。开云体育官网登录平台网址

SIJ:你们是如何在是德科技培养创新的?

创新是创造价值的关键:我们通过发明比以往任何时候都更好的东西来做出贡献。是德科技的创新方法被纳入是德科技领导力模型。让我来描述一下我们团队专注于创新的几个领域。

第一步是让整个组织专注于客户的成功;它在模型的中心。我们必须了解客户的“日常生活”,这样我们才能确定他们的业务和需求。虽然有很多方法可以培养这种洞察力,但我个人强调的是:在我的组织中,每位员工每年必须至少与客户进行一次有意义的面对面互动。“有意义”意味着我们倾听并从客户那里学习,而不仅仅是解释我们酷炫的新产品。

其次,在市场洞察中,我们鼓励我们的员工调查和探索新兴技术和行业趋势。将对重要客户需求的理解与最新技术相结合,为创新创造了丰富的环境。

第三,是德科技非常重视“先到市场”解决方案。如果一个解决方案是第一个,它就是创新的。我们的经营策略不仅仅是对客户的需求做出反应或成为市场上最便宜的,而是通过预测客户的需求并首先将解决方案推向市场来帮助我们的客户。

最后,但并非最不重要的是员工成长。从惠普成立之日起,我们就努力聘用最优秀的人才,支持他们的个人发展,并创造一个允许人们自由思考和行动的环境。这四个步骤为创新创造了环境,这对客户和是德科技的成功至关重要。

Baidu
map