在外围组件互连快速(PCIe)中实现完整的设计周期部署

Keysight科技有限公司宣布了一个面向数字开发和高级工程师的端到端PCIe测试解决方案,允许对PCIe设计进行模拟、寻路、表征、验证和遵从性测试。

数据中心和边缘计算中AI(人工智能)相关工作负载的快速增长需要创新的计算设计。数据中心系统设计人员面临的挑战是在更短的设计周期内提供更高速度的设备。PCIe设备将需要跟上数据中心的以太网网络接口和CXL(计算快速链路)的出现。

为了保持性能目标,并为PCIe 6.0向4级脉冲幅度调制(PAM4)的过渡做准备,客户需要从PCIe 5.0平稳过渡到6.0,其中PCIe测量的完整性由工具支持并符合PCIe规范。随着设计周期的缩短,需要通过堆栈的各个层实现从模拟到验证的端到端解决方案。

Keysight提供了一个全面的物理层测试解决方案,由外围组件互连特殊兴趣小组(PCI-SIG)批准,用于测试所有代PCIe规范的发射器和接收器,目前由PCI-SIG集成商列表支持。为了反映设计工程师不断增加的市场压力,Keysight扩展了产品组合以覆盖PCIe协议,使其成为第一个从模拟到全堆栈验证的端到端解决方案。

自1992年成立以来,Keysight一直是PCI-SIG的成员,并于2007年开始成为PCI-SIG董事会成员。Keysight技术公司网络和数据中心解决方案副总裁Joachim Peerlings博士说:“Keysight参与了许多工作组,以实现行业各种标准的可测试性和早期可用性。”“今天,Keysight推出了从模拟到协议的完整PCIe测试解决方案,使客户能够评估和验证其设计的真实性能边际。”

Keysight的PCIe测试解决方案利用了该公司的物理层系统仿真物理层互连发射机(Tx)而且接收器(Rx)测试;并首次在DesignCon-由硬件和软件产品组成的协议层测试解决方案。

客户利益包括:

  • 来自单个供应商的跨整个设计周期的互操作性和支持。
  • Keysight Infiniium uxr系列实时示波器,用于精确的PAM4 PCIe 6.0 Tx测量和Rx校准,实现110 GHz带宽的低本禀噪声,以提供未来的证明能力。
  • Keysight M8040A误码率测试仪(BERT)的投资保护,该测试仪使用相同的硬件进行非归零(NRZ)和PAM-4测量。
  • 信号完整性使工程师能够专注于协议错误,而不是中间体信号问题。
  • 快速发射器相控锁环(PLL)带宽测量,将测量时间从小时缩短到秒。
  • 跨产品工作流的组件和子系统的端到端验证,使用公共软件平台和内置的测试自动化功能。